PLL: Yes, मुख्य उद्देश्य: Intel CPU Servers, इनपुट: Crystal, आउटपुट: HCSL, LVCMOS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:21,
PLL: Yes, मुख्य उद्देश्य: Intel CPU Servers, इनपुट: Crystal, आउटपुट: Clock, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:15,
PLL: Yes, मुख्य उद्देश्य: Intel CPU Servers, इनपुट: LVTTL, Crystal, आउटपुट: HCSL, LVCMOS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 3:22,
PLL: Yes, मुख्य उद्देश्य: PCI Express (PCIe), SATA CPU, इनपुट: Clock, आउटपुट: HCSL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:8,
PLL: Yes, मुख्य उद्देश्य: Intel CPU Servers, इनपुट: LVTTL, Crystal, आउटपुट: HCSL, LVCMOS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 3:23,
PLL: Yes, मुख्य उद्देश्य: Intel CPU Servers, इनपुट: Crystal, आउटपुट: HCSL, LVCMOS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:8,
PLL: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, ATM applications, इनपुट: Clock, आउटपुट: CML, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,
PLL: Yes, मुख्य उद्देश्य: Intel CPU Servers, इनपुट: Clock, Crystal, आउटपुट: HCSL, LVCMOS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:22,
PLL: Yes, मुख्य उद्देश्य: Intel CPU Servers, इनपुट: Clock, Crystal, आउटपुट: HCSL, LVCMOS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:21,
PLL: Yes, मुख्य उद्देश्य: Intel CPU Servers, इनपुट: Clock, Crystal, आउटपुट: HCSL, LVCMOS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:13,
PLL: Yes, मुख्य उद्देश्य: PCI Express (PCIe), SATA CPU, इनपुट: Clock, आउटपुट: HCSL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:4,