PLL: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, ATM applications, इनपुट: PECL, TTL, आउटपुट: PECL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 3:3,
PLL: No, मुख्य उद्देश्य: Triac Relay, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:1,
PLL: Yes, मुख्य उद्देश्य: 3G, Ethernet, PCI, SONET/SDH, Wireless systems, इनपुट: Clock, आउटपुट: CML, CMOS, LVDS, LVPECL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:2,
PLL: Yes, मुख्य उद्देश्य: T1/E1, इनपुट: Clock, आउटपुट: Clock, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:2,
PLL: No, मुख्य उद्देश्य: GPON Optical Line Terminal (OLT) Receivers, इनपुट: LVPECL, आउटपुट: LVPECL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
PLL: Yes, मुख्य उद्देश्य: Memory, DDR, इनपुट: Crystal, आउटपुट: LVDS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
PLL: Yes, मुख्य उद्देश्य: SONET/SDH, इनपुट: CMOS, आउटपुट: CML, CMOS, सर्किटहरूको संख्या: 2, अनुपात - इनपुट: आउटपुट: 3:3,
PLL: Yes, मुख्य उद्देश्य: Fibre Channel, PCI Express (PCIe), SONET/SDH, इनपुट: Clock, आउटपुट: LVCMOS, LVPECL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:6,
PLL: Yes, मुख्य उद्देश्य: 3G, Ethernet, SONET/SDH, इनपुट: LVCMOS, LVDS, LVPECL, आउटपुट: LVDS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:2,
PLL: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, Stratum, इनपुट: Clock, आउटपुट: Clock, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 13:14,
PLL: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, Stratum, Telecom, इनपुट: CMOS, TTL, आउटपुट: CML, CMOS, LVDS, LVPECL, TTL, सर्किटहरूको संख्या: 2, अनुपात - इनपुट: आउटपुट: 4:8,
PLL: Yes, मुख्य उद्देश्य: SONET/SDH, इनपुट: CMOS, आउटपुट: CML, CMOS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 3:3,
PLL: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, Stratum, Telecom, इनपुट: CMOS, LVDS, LVPECL, TTL, आउटपुट: CMOS, LVDS, LVPECL, TTL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 8:7,
PLL: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, इनपुट: Clock, आउटपुट: HCSL, LVCMOS, LVDS, LVPECL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 4:20,
PLL: No, मुख्य उद्देश्य: Ethernet, Fibre Channel, Memory, PCI Express (PCIe), इनपुट: Clock, Crystal, आउटपुट: LVCMOS, LVPECL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:12,
PLL: Yes, मुख्य उद्देश्य: SONET/SDH, इनपुट: CMOS, Crystal, आउटपुट: CML, CMOS, सर्किटहरूको संख्या: 2, अनुपात - इनपुट: आउटपुट: 4:3,
PLL: Yes, मुख्य उद्देश्य: SONET/SDH, Telecom, इनपुट: LVCMOS, आउटपुट: LVCMOS, LVPECL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 11:12,
PLL: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, इनपुट: CMOS, Crystal, आउटपुट: CML, CMOS, सर्किटहरूको संख्या: 2, अनुपात - इनपुट: आउटपुट: 4:3,
PLL: No, मुख्य उद्देश्य: Video Genlock, इनपुट: LVCMOS, LVTTL, Crystal, आउटपुट: LVCMOS, LVDS, LVTTL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 5:14,
PLL: Yes, मुख्य उद्देश्य: Ethernet, ADM, DSLAM, SONET/SDH, Stratum, TDM, इनपुट: LVCMOS, आउटपुट: LVCMOS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 4:3,
PLL: Yes, मुख्य उद्देश्य: Time Measurement, इनपुट: LVCMOS, LVDS, आउटपुट: LVDS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 5:9,
PLL: Yes, मुख्य उद्देश्य: SONET/SDH, STS, STM, इनपुट: LVDS, LVPECL, आउटपुट: LVDS, LVPECL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,