PLL: Yes, मुख्य उद्देश्य: RF instrumentation systems, Wireless base stations, इनपुट: Clock, आउटपुट: Clock, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
PLL: Yes, मुख्य उद्देश्य: SONET/SDH, RF instrumentation systems, Wireless base stations, इनपुट: Clock, आउटपुट: Clock, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
PLL: No, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: HCSL, LVDS, आउटपुट: HCSL, LVDS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:1,
PLL: No, मुख्य उद्देश्य: MOST®, इनपुट: Crystal, आउटपुट: LVCMOS, LVTTL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
PLL: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, आउटपुट: HCSL, LVDS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:4,
PLL: Yes, मुख्य उद्देश्य: Ethernet, PCI Express (PCIe), इनपुट: Clock, Crystal, आउटपुट: HCSL, LVDS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,
PLL: No, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: HCSL, आउटपुट: HCSL, LVDS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:4,
PLL: No, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: HCSL, LVDS, आउटपुट: HCSL, LVDS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:4,
PLL: No, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: HCSL, आउटपुट: HCSL, LVDS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 2:1,
PLL: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, आउटपुट: HCSL, LVDS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
PLL: Yes, मुख्य उद्देश्य: Memory, DDR2, इनपुट: Clock, आउटपुट: Clock, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
PLL: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, आउटपुट: HCSL, LVDS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,
PLL: Yes, मुख्य उद्देश्य: Ethernet, PCI Express (PCIe), इनपुट: Clock, Crystal, आउटपुट: HCSL, LVDS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:4,