PLL: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, आउटपुट: HCSL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:1,
PLL: Yes, मुख्य उद्देश्य: Ethernet, SONET/SDH, ATM applications, इनपुट: Clock, आउटपुट: CML, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,
PLL: Yes, मुख्य उद्देश्य: PCI Express (PCIe), इनपुट: Clock, Crystal, आउटपुट: HCSL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,
PLL: Yes, मुख्य उद्देश्य: PCI Express (PCIe), Clock Generator, इनपुट: Clock, Crystal, आउटपुट: Clock, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:3,
PLL: Yes, मुख्य उद्देश्य: Intel QPI, PCI Express (PCIe), इनपुट: Clock, आउटपुट: HCSL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:19,
PLL: Yes, मुख्य उद्देश्य: Intel QPI, PCI Express (PCIe), इनपुट: Clock, आउटपुट: HCSL, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:8,
PLL: Yes, मुख्य उद्देश्य: PCI Express (PCIe), Clock Generator, इनपुट: Clock, Crystal, आउटपुट: HCSL, LVCMOS, सर्किटहरूको संख्या: 1, अनुपात - इनपुट: आउटपुट: 1:2,